IT之家 2024年07月16日
推进以“方”代“圆”,台积电被曝组建专家团队开发 FOPLP 半导体面板级封装
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_guoji1.html

 

台积电组建专门团队研发扇出型面板级封装(FOPLP)技术,计划建设小型试产线,目标是以“方”代“圆”,提升封装效率。此技术将用于高端产品,如AI GPU,主要客户为英伟达,预计2026-2027年亮相。

🔍台积电组建研发团队,致力于开发FOPLP技术,该技术是矩形半导体基板,尺寸为515毫米×510毫米,旨在将封装技术从晶圆级转向面板级,以提高生产效率和降低成本。

🌟FOPLP技术被视为矩形的InFO,具有低单位成本和大尺寸封装的优势,能够进一步整合台积电的3D fabric平台技术,发展出2.5D/3D等先进封装技术,服务于高端产品应用。

🚀台积电的FOPLP技术产品主要锁定AI GPU领域,英伟达为主要客户。若项目进展顺利,预计将在2026-2027年推出市场,这将是封装技术的一个重要里程碑。

IT之家 7 月 16 日消息,MoneyDJ 昨日(7 月 15 日)报道称,台积电已组建专门团队,出院探索扇出型面板级封装(FOPLP)全新封装方案,并规划建设小型试产线(mini line),推进以“方”代“圆”目标。

台积电于 2016 年着手开发名为 InFO(整合扇出型封装)的 FOWLP(扇出型晶圆级封装)技术,用于 iPhone 7 系列手机的 A10 芯片上,之后封测厂积极推广 FOWLP 方案,希望用更低的生产成本吸引客户。

只是现阶段 FOWLP 封装方案在技术方面没有太大的突破,在终端应用方面依然停留在 PMIC(电源管理 IC)等成熟工艺产品上。

而最新消息称台积电这次组建了专业的研发团队,计划研发长 515 毫米、宽 510 毫米的矩形半导体基板,将先进封装技术从 wafer level(晶圆级)转换到 panel level(面板级)。

IT之家援引消息源报道,台积电发展的 FOPLP 可视为矩形的 InFO,具备低单位成本及大尺寸封装的优势,在技术上可进一步整合台积 3D fabric 平台上其他技术,发展出 2.5D / 3D 等先进封装,以提供高端产品应用服务。

台积电的 FOPLP 可以想象成矩形的 CoWoS,目前产品锁定 AI GPU 领域,主要客户是英伟达,如果该项目推进顺利,最早会在 2026-2027 年亮相。

相关阅读:

Fish AI Reader

Fish AI Reader

AI辅助创作,多种专业模板,深度分析,高质量内容生成。从观点提取到深度思考,FishAI为您提供全方位的创作支持。新版本引入自定义参数,让您的创作更加个性化和精准。

FishAI

FishAI

鱼阅,AI 时代的下一个智能信息助手,助你摆脱信息焦虑

联系邮箱 441953276@qq.com

相关标签

台积电 FOPLP 面板级封装 AI GPU 封装技术
相关文章