IT之家 02月19日
AMD "Strix Halo" 处理器芯片结构确认:引入新型互联,保留 3D 缓存接口
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_guoji1.html

 

文章介绍了AMD锐龙AI Max+ 395处理器芯片的结构,包括采用的芯片制程、CCD和IOD芯片的情况,以及一些设计调整和功能分布等内容。

AMD锐龙AI Max+ 395采用两颗4nm制程CCD芯片和一颗4nm的IOD芯片,IOD内含20WGP超大规模核显。

CCD部分复用桌面端锐龙9000处理器CCD核心区域IP设计,保留TSV接口引脚,调整边缘I/O。

IOD中间区域为大型RDNA 3.5核显,边缘位置是DRAM内存接口,下方分布多种电路。

IT之家 2 月 19 日消息,华硕电脑有限公司中国区总经理俞元麟的B站账户“普普通通 Tony 大叔”昨日分享了两位B站用户万扯淡、kurnal 参与制作的 AMD 锐龙 AI Max+ 395 "Strix Halo" 处理器芯片结构分析。

▲ 图源本文末视频,下同

AMD 在锐龙 AI Max+ 395 上采用了两颗 4nm 制程 CCD 芯片(每颗面积 67.07mm2)和一颗同样也是台积电 4nm 的 IOD 芯片(面积 307.584mm2),其中后者内含 20WGP 的超大规模核显。

其中在 CCD 部分,AMD 大体上复用了桌面端锐龙 9000 "Granite Ridge" 处理器的 CCD 核心区域 IP 设计,因此 "Strix Halo" 芯片保留了用于 3D V-Cache 集成的 TSV 接口引脚。

不过,AMD 调整了 CCD 的边缘 I/O,由基于 SerDes 的互联改为了水平扇出封装,这意味着 "Strix Halo" 所用 CCD 在纵向上缩短了 0.34mm,互联区域面积缩小了 42.3%

而在 IOD 部分,其中间区域自然是分为两簇的大型 RDNA 3.5 核显,左右稍微靠外部分则是两片 16MiB 的 MALL Cache(IT之家注:即 Infinity Cache),来到边缘位置则是一共 8 组、合计 256bit 的 DRAM 内存接口。

▲ 整合了源自下方视频的部分内容

 "Strix Halo" IOD 下方则分布了 NPU、媒体引擎、PCIe 接口在内的一系列其它电路。

Fish AI Reader

Fish AI Reader

AI辅助创作,多种专业模板,深度分析,高质量内容生成。从观点提取到深度思考,FishAI为您提供全方位的创作支持。新版本引入自定义参数,让您的创作更加个性化和精准。

FishAI

FishAI

鱼阅,AI 时代的下一个智能信息助手,助你摆脱信息焦虑

联系邮箱 441953276@qq.com

相关标签

AMD锐龙AI Max+ 395 芯片结构 CCD芯片 IOD芯片 科技魅力
相关文章