AMD最新的锐龙9000系列处理器在使用CCD+IODChiplest设计时,出现了核心之间延迟骤然加大的问题,最高可达200纳秒左右。这个问题在最新的AGESA1.2.0.1版微代码中得到了解决。华硕率先为旗下600系列主板推送了1.2.0.2版微代码,实测显示,锐龙9000系列的核心间延迟大幅降低,从180纳秒降到了75纳秒,降幅高达58%。部分基准测试性能成绩也得到了提升,例如CineBenchR23多核跑分提高了400-600分不等。
🤔 **核心间延迟问题:** AMD锐龙9000系列处理器在使用CCD+IODChiplest设计时,出现了核心之间延迟骤然加大的问题,最高可达200纳秒左右。这会导致处理器性能下降,尤其是多线程任务的执行效率。
AMD解释称,这个问题是由于微代码中的一个错误导致的,并非硬件本身存在问题。
🚀 **AGESA1.2.0.1版微代码修复:** 最新发布的AGESA1.2.0.1版微代码解决了这个问题。华硕率先为旗下600系列主板推送了1.2.0.2版微代码,实测显示,锐龙9000系列的核心间延迟大幅降低,从180纳秒降到了75纳秒,降幅高达58%。这意味着处理器性能得到了显著提升,尤其是多线程任务的执行效率。
该微代码的更新也影响了部分基准测试性能成绩,例如CineBenchR23多核跑分提高了400-600分不等,虽然幅度不大,但仍然表明了性能的提升。
🤔 **争议:** 一些网友认为,锐龙9000的核心间延迟问题并不是真正的问题,只是之前显示不精准,现在恢复正常了而已。
对于这个问题,AMD尚未给出官方解释,因此目前还不能确定到底是硬件问题还是软件问题。但是,AGESA1.2.0.1版微代码的更新确实有效地解决了核心间延迟过高的问题,并提高了处理器性能,这对于用户来说是一个好消息。
快科技9月18日消息,AMD CCD+IOD Chiplest设计已经使用了好几代,按理说炉火纯青,但是在最新的锐龙9000系列上,却出现了核心之间延迟骤然加大的情况,最高可达200纳秒左右。
还好,最新的AGESA 1.2.0.1版微代码终于解决了这一问题。

上周,华硕为旗下600系列主板率先推送了1.2.0.2版微代码。
有硬件爱好者使用锐龙9 9950X、ROG CROSSHAIR X670E GENE、CapFrameX实测显示,对比1.2.0.1旧版微代码,锐龙9000系列的核心间延迟从180纳秒降低到了75纳秒,幅度高达58%。

1.2.0.1

1.2.0.2
当然不同处理器、主板的情况略有差异,也有的测试显示从200纳秒降到了95纳秒,幅度仍有52.5%。

还有网友发现,部分基准测试性能成绩也更好了,比如说CineBench R23多核跑分提高了400-600分不等,当然幅度不大,只有大约1%。
不过也有人指出,锐龙9000的核心间延迟其实并不是真正的问题,只是之前显示不精准,现在恢复正常了而已。
