IT之家 05月07日 10:23
思科推出量子网络纠缠芯片原型,助力量子算力横向扩展
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_guoji1.html

 

思科发布量子网络纠缠芯片原型,并开设量子实验室,旨在通过量子网络连接大量量子处理器,实现量子计算的横向扩展。当前量子比特规模远小于应用需求,思科借鉴传统计算经验,认为分布式量子计算是未来方向。该芯片与加州大学圣巴巴拉分校合作开发,利用量子隐形传态实现超高速连接,基于硅基 III-V 半导体波导,可在室温下运行,保真度高达99%,功耗低于1mW,并能与现有光纤基础设施兼容。该芯片原型每通道每秒可产生超过100万对纠缠光子,全芯片可达2亿对。

⚛️思科发布量子网络纠缠芯片原型,并开设量子实验室,旨在通过量子网络连接大量量子处理器,实现量子计算的横向扩展,解决当前量子比特规模不足的问题。

🤝该芯片由思科与加州大学圣巴巴拉分校合作开发,利用一对纠缠光子间的量子隐形传态实现超高速连接。

💡该芯片基于硅基 III-V 半导体波导,可在室温下作为小型化光子集成电路运行,具备高达 99% 的保真度,功耗低于 1mW,并使用标准 1550nm 电信波长,能与现有光纤基础设施配合使用。

⚡思科的量子网络纠缠芯片原型在每个通道上每秒可产生超过 100 万对可用的纠缠光子,全芯片的纠缠光子产生速率则可达 2 亿对。

IT之家 5 月 7 日消息,思科 Cisco 当地时间 6 日宣布推出其量子网络纠缠芯片原型,同日其量子实验室也于美国加利福尼亚州圣莫尼卡正式开业。

思科表示,目前的量子处理器所拥有的量子比特规模仅在三位数量级,而最积极的路线图也仅给出了到 2030 年实现四位数量子比特的展望,这与应用程序所需的数百万个量子比特间尚有一条鸿沟。

传统计算此前也曾面临过类似的问题,最终是通过网络基础设施将大量小型节点连接为一个分布式系统的方案取得了成功,而不是一台足够大规模的单体计算机。

思科认为量子计算也将遵循这一前例,大批量的量子处理器通过专用量子网络互联实现横向扩展将成为量子计算走向实际应用的必然选择

思科的量子网络纠缠芯片原型由该企业同加州大学圣巴巴拉分校合作开发,通过一对纠缠光子间的量子隐形传态实现超高速连接。

该芯片利用了硅基 III-V 半导体波导中的自发四波混频效应,可在室温下作为小型化 PIC(IT之家注:光子集成电路)运行。此外其具备高达 99% 的保真度同时功耗低于 1mW,使用标准 1550nm 电信波长,能与现有光纤基础设施配合使用。

思科表示这一量子网络纠缠芯片原型在每个通道上每秒可产生超过 100 万对可用的纠缠光子,全芯片的纠缠光子产生速率则可达 2 亿对。

Fish AI Reader

Fish AI Reader

AI辅助创作,多种专业模板,深度分析,高质量内容生成。从观点提取到深度思考,FishAI为您提供全方位的创作支持。新版本引入自定义参数,让您的创作更加个性化和精准。

FishAI

FishAI

鱼阅,AI 时代的下一个智能信息助手,助你摆脱信息焦虑

联系邮箱 441953276@qq.com

相关标签

量子网络 纠缠芯片 量子计算 思科
相关文章