快科技资讯 02月07日
弃用更先进的2nm!韩媒称苹果正部署M5芯片:坚守3nm工艺
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_guoji1.html

 

苹果公司下一代M5芯片决定放弃台积电2nm工艺,转而继续使用3nm工艺。主要原因是2nm工艺成本过高,单片晶圆报价高达3万美元,且良率仅为60%。相比之下,3nm工艺在成本和成熟度上更具优势,更符合苹果当前的需求。此外,M5芯片还将采用台积电的SoIC封装技术,这是一种创新的多芯片堆叠技术,能够显著提升芯片的集成度,降低功耗并优化性能表现。尽管未采用2nm工艺,但通过3nm工艺和SoIC封装的结合,M5芯片在性能和能效上仍有望实现显著提升。

💰苹果M5芯片因台积电2nm工艺成本高昂(单片3万美元,良率60%),决定沿用更成熟且成本更低的3nm工艺。

📦M5芯片将采用台积电SoIC封装技术(System-on-Integrated-Chips),通过垂直堆叠多个芯片,提升集成度、降低功耗并优化性能。

📈尽管放弃2nm工艺,苹果仍期望通过3nm工艺与SoIC封装的结合,在M5芯片上实现性能与能效的显著提升。

快科技2月7日消息,据韩媒报道,苹果公司已决定在下一代M5芯片中放弃台积电的2nm工艺,转而沿用3nm工艺

这一决策背后,主要是由于2nm工艺的高昂成本。

目前,台积电2nm工艺的单片硅晶圆报价高达3万美元,且良率仅为60%,这使得苹果不得不重新评估其芯片制造计划。

相反,3nm工艺在成本和成熟度上更具优势,能够更好地满足苹果当前的需求。

此外,苹果M5芯片还将采用台积电的SoIC封装技术,这是台积电最新的封装方案

具体来说,SoIC的全称是System-on-Integrated-Chips,即集成片上系统。

这是一种创新的多芯片堆叠技术,通过将多个芯片垂直堆叠并集成在一起,形成一个三维的集成电路结构。

这种技术能够显著提升芯片的集成度,同时降低功耗并优化性能表现。

尽管M5芯片并未采用更先进的2nm工艺,但通过3nm工艺和SoIC封装技术的结合,苹果依然有望在性能和能效方面实现显著提升。

Fish AI Reader

Fish AI Reader

AI辅助创作,多种专业模板,深度分析,高质量内容生成。从观点提取到深度思考,FishAI为您提供全方位的创作支持。新版本引入自定义参数,让您的创作更加个性化和精准。

FishAI

FishAI

鱼阅,AI 时代的下一个智能信息助手,助你摆脱信息焦虑

联系邮箱 441953276@qq.com

相关标签

苹果M5芯片 3nm工艺 SoIC封装 台积电 芯片制造
相关文章