Cnbeta 01月15日
AMD 将在 "Strix Halo" Ryzen AI Max 处理器中采用全新 CCD 连接
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_guoji1.html

 

AMD最新笔记本电脑Ryzen AI处理器采用新互连系统,由两个CCD组成,I/O芯片工艺进步,实现直接并行数据传输,虽增加基板复杂性,但满足数据密集型工作负载需求。

AMD Ryzen AI处理器采用'线海'互连系统,取代SERDES方法

处理器由两个采用N4工艺的CCD组成,含Zen 5内核和浮点运算单元

I/O芯片也用N4工艺,是台式机Ryzen IOD工艺的进步

新设计实现高吞吐量,消除相关延迟开销,无需连接重训练

AMD 最新的笔记本电脑 Ryzen AI 处理器(代号为 "Strix Halo")在其芯片组之间采用了并行的 "线海(sea of wires)"互连系统,取代了台式机 Ryzen 型号中的 SERDES(串行器/解串器)方法。

该处理器的物理实现由两个核心复合芯片(CCD)组成,每个芯片都采用台积电的 N4(4 纳米)工艺制造,包含多达八个 Zen 5 内核和完整的 512 位浮点运算单元。 值得注意的是,I/O 芯片(IOD)也采用 N4 工艺制造,这标志着台式机标准 Ryzen IOD 所采用的 N6(6 纳米)工艺的进步。 

关键的变化在于芯片间通信系统。 Ryzen 9000 系列(Granite Ridge)采用 SERDES 将并行数据转换为串行数据,在芯片间传输,而 Strix Halo 则通过多个物理连接实现直接并行数据传输。 

这种设计实现了每个时钟周期 32 字节的吞吐量,并消除了与串行化/反序列化过程相关的延迟开销。 并行互连架构还消除了在电源状态转换期间重新训练连接的需要,这是 SERDES 实现中存在的一个限制。 然而,由于连接密度的增加,这种设计选择必须增加基板的复杂性,并需要更多的引脚用于外部连接,这表明与台式机变体相比,CCD 设计可能需要修改。 

AMD 的这种实现需要更复杂的基板制造工艺,以适应芯片间密集的并行连接。 之所以决定优先采用这种更具挑战性的设计方法,是因为数据密集型工作负载需要更低的延迟和功耗,而芯片之间一致的高带宽通信是至关重要的。


Fish AI Reader

Fish AI Reader

AI辅助创作,多种专业模板,深度分析,高质量内容生成。从观点提取到深度思考,FishAI为您提供全方位的创作支持。新版本引入自定义参数,让您的创作更加个性化和精准。

FishAI

FishAI

鱼阅,AI 时代的下一个智能信息助手,助你摆脱信息焦虑

联系邮箱 441953276@qq.com

相关标签

AMD Ryzen AI 线海互连系统 N4工艺 数据密集型
相关文章